Status : Professor
Tel. : +82-2-2123-5873
E-mail :
Office : Engineering Hall C513  
[1998.8 ~ 2002.5] Ph.D, University of Illinois at Urbana-Champaign, Electrical Engineering
[1987.3 ~ 1989.2] M.S., Yonsei University, Electrical Engineering
[1983.3 ~ 1987.2] B.S., Yonsei University, Electrical Engineering
[1989.2 ~ 2001.4] Samsung Electronics co., LTD., Memory Division, Principle Engineer
그래픽 기능을 내장한 고성능 특수 그래픽 메모리 설계
SoC를 위한 고성능 저전력 메모리 설계
[2000.6 ~ 2000.8] Intel Inc., Intern
Intel 마이크로프로세서에 쓰이는 고성능 저전력 회로 설계
[1998.09 ~ 2002.05] Univ. of Illinois at Urbana-Champaign, Ph.D
다양한 저전력 고성능용 회로 및 연산기에 대한 연구
UDSM 공정에서 회로에 미치는 노이즈 영향에 대한 연구
[2001.06 ~ 2003.11] T-RAM Inc., Principal Engineer
새로운 TCCT 메모리 셀을 구현하기 새로운 설계 기술에 대한 연구
비 동기 회로의 meta-stability를 해결하는 방법 연구
[2003.11 ~ 2006.08] Qualcomm Inc., Principal Eng/Manager
SoC향 저전력 고성능 embedded 메모리 설계
공정 변화에 내성을 갖는 회로 및 설계방법에 대한 연구
저전력 1st 45nm MSM (Mobile station Modem)을 구현하기 위한 회로 및 시스템에 대한 연구
AVS (Adaptive Voltage Scaling) technique
MTCMOS (Multiple Threshold CMOS) with footswitch & headswitch
Longer channel length and dual Vt / Vdd
Functional block partitioning and Power collapsing
[2006.9 ~ ] Yonsei Univ., School of Electronical and Electronic Engineering,
Professor